ipacx.h 6.4 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163
  1. /*
  2. *
  3. * IPACX specific defines
  4. *
  5. * This software may be used and distributed according to the terms
  6. * of the GNU General Public License, incorporated herein by reference.
  7. *
  8. */
  9. /* All Registers original Siemens Spec */
  10. #ifndef INCLUDE_IPACX_H
  11. #define INCLUDE_IPACX_H
  12. /* D-channel registers */
  13. #define IPACX_RFIFOD 0x00 /* RD */
  14. #define IPACX_XFIFOD 0x00 /* WR */
  15. #define IPACX_ISTAD 0x20 /* RD */
  16. #define IPACX_MASKD 0x20 /* WR */
  17. #define IPACX_STARD 0x21 /* RD */
  18. #define IPACX_CMDRD 0x21 /* WR */
  19. #define IPACX_MODED 0x22 /* RD/WR */
  20. #define IPACX_EXMD1 0x23 /* RD/WR */
  21. #define IPACX_TIMR1 0x24 /* RD/WR */
  22. #define IPACX_SAP1 0x25 /* WR */
  23. #define IPACX_SAP2 0x26 /* WR */
  24. #define IPACX_RBCLD 0x26 /* RD */
  25. #define IPACX_RBCHD 0x27 /* RD */
  26. #define IPACX_TEI1 0x27 /* WR */
  27. #define IPACX_TEI2 0x28 /* WR */
  28. #define IPACX_RSTAD 0x28 /* RD */
  29. #define IPACX_TMD 0x29 /* RD/WR */
  30. #define IPACX_CIR0 0x2E /* RD */
  31. #define IPACX_CIX0 0x2E /* WR */
  32. #define IPACX_CIR1 0x2F /* RD */
  33. #define IPACX_CIX1 0x2F /* WR */
  34. /* Transceiver registers */
  35. #define IPACX_TR_CONF0 0x30 /* RD/WR */
  36. #define IPACX_TR_CONF1 0x31 /* RD/WR */
  37. #define IPACX_TR_CONF2 0x32 /* RD/WR */
  38. #define IPACX_TR_STA 0x33 /* RD */
  39. #define IPACX_TR_CMD 0x34 /* RD/WR */
  40. #define IPACX_SQRR1 0x35 /* RD */
  41. #define IPACX_SQXR1 0x35 /* WR */
  42. #define IPACX_SQRR2 0x36 /* RD */
  43. #define IPACX_SQXR2 0x36 /* WR */
  44. #define IPACX_SQRR3 0x37 /* RD */
  45. #define IPACX_SQXR3 0x37 /* WR */
  46. #define IPACX_ISTATR 0x38 /* RD */
  47. #define IPACX_MASKTR 0x39 /* RD/WR */
  48. #define IPACX_TR_MODE 0x3A /* RD/WR */
  49. #define IPACX_ACFG1 0x3C /* RD/WR */
  50. #define IPACX_ACFG2 0x3D /* RD/WR */
  51. #define IPACX_AOE 0x3E /* RD/WR */
  52. #define IPACX_ARX 0x3F /* RD */
  53. #define IPACX_ATX 0x3F /* WR */
  54. /* IOM: Timeslot, DPS, CDA */
  55. #define IPACX_CDA10 0x40 /* RD/WR */
  56. #define IPACX_CDA11 0x41 /* RD/WR */
  57. #define IPACX_CDA20 0x42 /* RD/WR */
  58. #define IPACX_CDA21 0x43 /* RD/WR */
  59. #define IPACX_CDA_TSDP10 0x44 /* RD/WR */
  60. #define IPACX_CDA_TSDP11 0x45 /* RD/WR */
  61. #define IPACX_CDA_TSDP20 0x46 /* RD/WR */
  62. #define IPACX_CDA_TSDP21 0x47 /* RD/WR */
  63. #define IPACX_BCHA_TSDP_BC1 0x48 /* RD/WR */
  64. #define IPACX_BCHA_TSDP_BC2 0x49 /* RD/WR */
  65. #define IPACX_BCHB_TSDP_BC1 0x4A /* RD/WR */
  66. #define IPACX_BCHB_TSDP_BC2 0x4B /* RD/WR */
  67. #define IPACX_TR_TSDP_BC1 0x4C /* RD/WR */
  68. #define IPACX_TR_TSDP_BC2 0x4D /* RD/WR */
  69. #define IPACX_CDA1_CR 0x4E /* RD/WR */
  70. #define IPACX_CDA2_CR 0x4F /* RD/WR */
  71. /* IOM: Contol, Sync transfer, Monitor */
  72. #define IPACX_TR_CR 0x50 /* RD/WR */
  73. #define IPACX_TRC_CR 0x50 /* RD/WR */
  74. #define IPACX_BCHA_CR 0x51 /* RD/WR */
  75. #define IPACX_BCHB_CR 0x52 /* RD/WR */
  76. #define IPACX_DCI_CR 0x53 /* RD/WR */
  77. #define IPACX_DCIC_CR 0x53 /* RD/WR */
  78. #define IPACX_MON_CR 0x54 /* RD/WR */
  79. #define IPACX_SDS1_CR 0x55 /* RD/WR */
  80. #define IPACX_SDS2_CR 0x56 /* RD/WR */
  81. #define IPACX_IOM_CR 0x57 /* RD/WR */
  82. #define IPACX_STI 0x58 /* RD */
  83. #define IPACX_ASTI 0x58 /* WR */
  84. #define IPACX_MSTI 0x59 /* RD/WR */
  85. #define IPACX_SDS_CONF 0x5A /* RD/WR */
  86. #define IPACX_MCDA 0x5B /* RD */
  87. #define IPACX_MOR 0x5C /* RD */
  88. #define IPACX_MOX 0x5C /* WR */
  89. #define IPACX_MOSR 0x5D /* RD */
  90. #define IPACX_MOCR 0x5E /* RD/WR */
  91. #define IPACX_MSTA 0x5F /* RD */
  92. #define IPACX_MCONF 0x5F /* WR */
  93. /* Interrupt and general registers */
  94. #define IPACX_ISTA 0x60 /* RD */
  95. #define IPACX_MASK 0x60 /* WR */
  96. #define IPACX_AUXI 0x61 /* RD */
  97. #define IPACX_AUXM 0x61 /* WR */
  98. #define IPACX_MODE1 0x62 /* RD/WR */
  99. #define IPACX_MODE2 0x63 /* RD/WR */
  100. #define IPACX_ID 0x64 /* RD */
  101. #define IPACX_SRES 0x64 /* WR */
  102. #define IPACX_TIMR2 0x65 /* RD/WR */
  103. /* B-channel registers */
  104. #define IPACX_OFF_B1 0x70
  105. #define IPACX_OFF_B2 0x80
  106. #define IPACX_ISTAB 0x00 /* RD */
  107. #define IPACX_MASKB 0x00 /* WR */
  108. #define IPACX_STARB 0x01 /* RD */
  109. #define IPACX_CMDRB 0x01 /* WR */
  110. #define IPACX_MODEB 0x02 /* RD/WR */
  111. #define IPACX_EXMB 0x03 /* RD/WR */
  112. #define IPACX_RAH1 0x05 /* WR */
  113. #define IPACX_RAH2 0x06 /* WR */
  114. #define IPACX_RBCLB 0x06 /* RD */
  115. #define IPACX_RBCHB 0x07 /* RD */
  116. #define IPACX_RAL1 0x07 /* WR */
  117. #define IPACX_RAL2 0x08 /* WR */
  118. #define IPACX_RSTAB 0x08 /* RD */
  119. #define IPACX_TMB 0x09 /* RD/WR */
  120. #define IPACX_RFIFOB 0x0A /*- RD */
  121. #define IPACX_XFIFOB 0x0A /*- WR */
  122. /* Layer 1 Commands */
  123. #define IPACX_CMD_TIM 0x0
  124. #define IPACX_CMD_RES 0x1
  125. #define IPACX_CMD_SSP 0x2
  126. #define IPACX_CMD_SCP 0x3
  127. #define IPACX_CMD_AR8 0x8
  128. #define IPACX_CMD_AR10 0x9
  129. #define IPACX_CMD_ARL 0xa
  130. #define IPACX_CMD_DI 0xf
  131. /* Layer 1 Indications */
  132. #define IPACX_IND_DR 0x0
  133. #define IPACX_IND_RES 0x1
  134. #define IPACX_IND_TMA 0x2
  135. #define IPACX_IND_SLD 0x3
  136. #define IPACX_IND_RSY 0x4
  137. #define IPACX_IND_DR6 0x5
  138. #define IPACX_IND_PU 0x7
  139. #define IPACX_IND_AR 0x8
  140. #define IPACX_IND_ARL 0xa
  141. #define IPACX_IND_CVR 0xb
  142. #define IPACX_IND_AI8 0xc
  143. #define IPACX_IND_AI10 0xd
  144. #define IPACX_IND_AIL 0xe
  145. #define IPACX_IND_DC 0xf
  146. extern void init_ipacx(struct IsdnCardState *, int);
  147. extern void interrupt_ipacx(struct IsdnCardState *);
  148. extern void setup_isac(struct IsdnCardState *);
  149. #endif