netxen_nic_hdr.h 40 KB

1234567891011121314151617181920212223242526272829303132333435363738394041424344454647484950515253545556575859606162636465666768697071727374757677787980818283848586878889909192939495969798991001011021031041051061071081091101111121131141151161171181191201211221231241251261271281291301311321331341351361371381391401411421431441451461471481491501511521531541551561571581591601611621631641651661671681691701711721731741751761771781791801811821831841851861871881891901911921931941951961971981992002012022032042052062072082092102112122132142152162172182192202212222232242252262272282292302312322332342352362372382392402412422432442452462472482492502512522532542552562572582592602612622632642652662672682692702712722732742752762772782792802812822832842852862872882892902912922932942952962972982993003013023033043053063073083093103113123133143153163173183193203213223233243253263273283293303313323333343353363373383393403413423433443453463473483493503513523533543553563573583593603613623633643653663673683693703713723733743753763773783793803813823833843853863873883893903913923933943953963973983994004014024034044054064074084094104114124134144154164174184194204214224234244254264274284294304314324334344354364374384394404414424434444454464474484494504514524534544554564574584594604614624634644654664674684694704714724734744754764774784794804814824834844854864874884894904914924934944954964974984995005015025035045055065075085095105115125135145155165175185195205215225235245255265275285295305315325335345355365375385395405415425435445455465475485495505515525535545555565575585595605615625635645655665675685695705715725735745755765775785795805815825835845855865875885895905915925935945955965975985996006016026036046056066076086096106116126136146156166176186196206216226236246256266276286296306316326336346356366376386396406416426436446456466476486496506516526536546556566576586596606616626636646656666676686696706716726736746756766776786796806816826836846856866876886896906916926936946956966976986997007017027037047057067077087097107117127137147157167177187197207217227237247257267277287297307317327337347357367377387397407417427437447457467477487497507517527537547557567577587597607617627637647657667677687697707717727737747757767777787797807817827837847857867877887897907917927937947957967977987998008018028038048058068078088098108118128138148158168178188198208218228238248258268278288298308318328338348358368378388398408418428438448458468478488498508518528538548558568578588598608618628638648658668678688698708718728738748758768778788798808818828838848858868878888898908918928938948958968978988999009019029039049059069079089099109119129139149159169179189199209219229239249259269279289299309319329339349359369379389399409419429439449459469479489499509519529539549559569579589599609619629639649659669679689699709719729739749759769779789799809819829839849859869879889899909919929939949959969979989991000100110021003100410051006100710081009101010111012101310141015101610171018101910201021102210231024102510261027102810291030103110321033103410351036103710381039104010411042104310441045104610471048104910501051
  1. /*
  2. * Copyright (C) 2003 - 2009 NetXen, Inc.
  3. * Copyright (C) 2009 - QLogic Corporation.
  4. * All rights reserved.
  5. *
  6. * This program is free software; you can redistribute it and/or
  7. * modify it under the terms of the GNU General Public License
  8. * as published by the Free Software Foundation; either version 2
  9. * of the License, or (at your option) any later version.
  10. *
  11. * This program is distributed in the hope that it will be useful, but
  12. * WITHOUT ANY WARRANTY; without even the implied warranty of
  13. * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  14. * GNU General Public License for more details.
  15. *
  16. * You should have received a copy of the GNU General Public License
  17. * along with this program; if not, write to the Free Software
  18. * Foundation, Inc., 59 Temple Place - Suite 330, Boston,
  19. * MA 02111-1307, USA.
  20. *
  21. * The full GNU General Public License is included in this distribution
  22. * in the file called "COPYING".
  23. *
  24. */
  25. #ifndef __NETXEN_NIC_HDR_H_
  26. #define __NETXEN_NIC_HDR_H_
  27. #include <linux/kernel.h>
  28. #include <linux/types.h>
  29. /*
  30. * The basic unit of access when reading/writing control registers.
  31. */
  32. typedef __le32 netxen_crbword_t; /* single word in CRB space */
  33. enum {
  34. NETXEN_HW_H0_CH_HUB_ADR = 0x05,
  35. NETXEN_HW_H1_CH_HUB_ADR = 0x0E,
  36. NETXEN_HW_H2_CH_HUB_ADR = 0x03,
  37. NETXEN_HW_H3_CH_HUB_ADR = 0x01,
  38. NETXEN_HW_H4_CH_HUB_ADR = 0x06,
  39. NETXEN_HW_H5_CH_HUB_ADR = 0x07,
  40. NETXEN_HW_H6_CH_HUB_ADR = 0x08
  41. };
  42. /* Hub 0 */
  43. enum {
  44. NETXEN_HW_MN_CRB_AGT_ADR = 0x15,
  45. NETXEN_HW_MS_CRB_AGT_ADR = 0x25
  46. };
  47. /* Hub 1 */
  48. enum {
  49. NETXEN_HW_PS_CRB_AGT_ADR = 0x73,
  50. NETXEN_HW_SS_CRB_AGT_ADR = 0x20,
  51. NETXEN_HW_RPMX3_CRB_AGT_ADR = 0x0b,
  52. NETXEN_HW_QMS_CRB_AGT_ADR = 0x00,
  53. NETXEN_HW_SQGS0_CRB_AGT_ADR = 0x01,
  54. NETXEN_HW_SQGS1_CRB_AGT_ADR = 0x02,
  55. NETXEN_HW_SQGS2_CRB_AGT_ADR = 0x03,
  56. NETXEN_HW_SQGS3_CRB_AGT_ADR = 0x04,
  57. NETXEN_HW_C2C0_CRB_AGT_ADR = 0x58,
  58. NETXEN_HW_C2C1_CRB_AGT_ADR = 0x59,
  59. NETXEN_HW_C2C2_CRB_AGT_ADR = 0x5a,
  60. NETXEN_HW_RPMX2_CRB_AGT_ADR = 0x0a,
  61. NETXEN_HW_RPMX4_CRB_AGT_ADR = 0x0c,
  62. NETXEN_HW_RPMX7_CRB_AGT_ADR = 0x0f,
  63. NETXEN_HW_RPMX9_CRB_AGT_ADR = 0x12,
  64. NETXEN_HW_SMB_CRB_AGT_ADR = 0x18
  65. };
  66. /* Hub 2 */
  67. enum {
  68. NETXEN_HW_NIU_CRB_AGT_ADR = 0x31,
  69. NETXEN_HW_I2C0_CRB_AGT_ADR = 0x19,
  70. NETXEN_HW_I2C1_CRB_AGT_ADR = 0x29,
  71. NETXEN_HW_SN_CRB_AGT_ADR = 0x10,
  72. NETXEN_HW_I2Q_CRB_AGT_ADR = 0x20,
  73. NETXEN_HW_LPC_CRB_AGT_ADR = 0x22,
  74. NETXEN_HW_ROMUSB_CRB_AGT_ADR = 0x21,
  75. NETXEN_HW_QM_CRB_AGT_ADR = 0x66,
  76. NETXEN_HW_SQG0_CRB_AGT_ADR = 0x60,
  77. NETXEN_HW_SQG1_CRB_AGT_ADR = 0x61,
  78. NETXEN_HW_SQG2_CRB_AGT_ADR = 0x62,
  79. NETXEN_HW_SQG3_CRB_AGT_ADR = 0x63,
  80. NETXEN_HW_RPMX1_CRB_AGT_ADR = 0x09,
  81. NETXEN_HW_RPMX5_CRB_AGT_ADR = 0x0d,
  82. NETXEN_HW_RPMX6_CRB_AGT_ADR = 0x0e,
  83. NETXEN_HW_RPMX8_CRB_AGT_ADR = 0x11
  84. };
  85. /* Hub 3 */
  86. enum {
  87. NETXEN_HW_PH_CRB_AGT_ADR = 0x1A,
  88. NETXEN_HW_SRE_CRB_AGT_ADR = 0x50,
  89. NETXEN_HW_EG_CRB_AGT_ADR = 0x51,
  90. NETXEN_HW_RPMX0_CRB_AGT_ADR = 0x08
  91. };
  92. /* Hub 4 */
  93. enum {
  94. NETXEN_HW_PEGN0_CRB_AGT_ADR = 0x40,
  95. NETXEN_HW_PEGN1_CRB_AGT_ADR,
  96. NETXEN_HW_PEGN2_CRB_AGT_ADR,
  97. NETXEN_HW_PEGN3_CRB_AGT_ADR,
  98. NETXEN_HW_PEGNI_CRB_AGT_ADR,
  99. NETXEN_HW_PEGND_CRB_AGT_ADR,
  100. NETXEN_HW_PEGNC_CRB_AGT_ADR,
  101. NETXEN_HW_PEGR0_CRB_AGT_ADR,
  102. NETXEN_HW_PEGR1_CRB_AGT_ADR,
  103. NETXEN_HW_PEGR2_CRB_AGT_ADR,
  104. NETXEN_HW_PEGR3_CRB_AGT_ADR,
  105. NETXEN_HW_PEGN4_CRB_AGT_ADR
  106. };
  107. /* Hub 5 */
  108. enum {
  109. NETXEN_HW_PEGS0_CRB_AGT_ADR = 0x40,
  110. NETXEN_HW_PEGS1_CRB_AGT_ADR,
  111. NETXEN_HW_PEGS2_CRB_AGT_ADR,
  112. NETXEN_HW_PEGS3_CRB_AGT_ADR,
  113. NETXEN_HW_PEGSI_CRB_AGT_ADR,
  114. NETXEN_HW_PEGSD_CRB_AGT_ADR,
  115. NETXEN_HW_PEGSC_CRB_AGT_ADR
  116. };
  117. /* Hub 6 */
  118. enum {
  119. NETXEN_HW_CAS0_CRB_AGT_ADR = 0x46,
  120. NETXEN_HW_CAS1_CRB_AGT_ADR = 0x47,
  121. NETXEN_HW_CAS2_CRB_AGT_ADR = 0x48,
  122. NETXEN_HW_CAS3_CRB_AGT_ADR = 0x49,
  123. NETXEN_HW_NCM_CRB_AGT_ADR = 0x16,
  124. NETXEN_HW_TMR_CRB_AGT_ADR = 0x17,
  125. NETXEN_HW_XDMA_CRB_AGT_ADR = 0x05,
  126. NETXEN_HW_OCM0_CRB_AGT_ADR = 0x06,
  127. NETXEN_HW_OCM1_CRB_AGT_ADR = 0x07
  128. };
  129. /* Floaters - non existent modules */
  130. #define NETXEN_HW_EFC_RPMX0_CRB_AGT_ADR 0x67
  131. /* This field defines PCI/X adr [25:20] of agents on the CRB */
  132. enum {
  133. NETXEN_HW_PX_MAP_CRB_PH = 0,
  134. NETXEN_HW_PX_MAP_CRB_PS,
  135. NETXEN_HW_PX_MAP_CRB_MN,
  136. NETXEN_HW_PX_MAP_CRB_MS,
  137. NETXEN_HW_PX_MAP_CRB_PGR1,
  138. NETXEN_HW_PX_MAP_CRB_SRE,
  139. NETXEN_HW_PX_MAP_CRB_NIU,
  140. NETXEN_HW_PX_MAP_CRB_QMN,
  141. NETXEN_HW_PX_MAP_CRB_SQN0,
  142. NETXEN_HW_PX_MAP_CRB_SQN1,
  143. NETXEN_HW_PX_MAP_CRB_SQN2,
  144. NETXEN_HW_PX_MAP_CRB_SQN3,
  145. NETXEN_HW_PX_MAP_CRB_QMS,
  146. NETXEN_HW_PX_MAP_CRB_SQS0,
  147. NETXEN_HW_PX_MAP_CRB_SQS1,
  148. NETXEN_HW_PX_MAP_CRB_SQS2,
  149. NETXEN_HW_PX_MAP_CRB_SQS3,
  150. NETXEN_HW_PX_MAP_CRB_PGN0,
  151. NETXEN_HW_PX_MAP_CRB_PGN1,
  152. NETXEN_HW_PX_MAP_CRB_PGN2,
  153. NETXEN_HW_PX_MAP_CRB_PGN3,
  154. NETXEN_HW_PX_MAP_CRB_PGND,
  155. NETXEN_HW_PX_MAP_CRB_PGNI,
  156. NETXEN_HW_PX_MAP_CRB_PGS0,
  157. NETXEN_HW_PX_MAP_CRB_PGS1,
  158. NETXEN_HW_PX_MAP_CRB_PGS2,
  159. NETXEN_HW_PX_MAP_CRB_PGS3,
  160. NETXEN_HW_PX_MAP_CRB_PGSD,
  161. NETXEN_HW_PX_MAP_CRB_PGSI,
  162. NETXEN_HW_PX_MAP_CRB_SN,
  163. NETXEN_HW_PX_MAP_CRB_PGR2,
  164. NETXEN_HW_PX_MAP_CRB_EG,
  165. NETXEN_HW_PX_MAP_CRB_PH2,
  166. NETXEN_HW_PX_MAP_CRB_PS2,
  167. NETXEN_HW_PX_MAP_CRB_CAM,
  168. NETXEN_HW_PX_MAP_CRB_CAS0,
  169. NETXEN_HW_PX_MAP_CRB_CAS1,
  170. NETXEN_HW_PX_MAP_CRB_CAS2,
  171. NETXEN_HW_PX_MAP_CRB_C2C0,
  172. NETXEN_HW_PX_MAP_CRB_C2C1,
  173. NETXEN_HW_PX_MAP_CRB_TIMR,
  174. NETXEN_HW_PX_MAP_CRB_PGR3,
  175. NETXEN_HW_PX_MAP_CRB_RPMX1,
  176. NETXEN_HW_PX_MAP_CRB_RPMX2,
  177. NETXEN_HW_PX_MAP_CRB_RPMX3,
  178. NETXEN_HW_PX_MAP_CRB_RPMX4,
  179. NETXEN_HW_PX_MAP_CRB_RPMX5,
  180. NETXEN_HW_PX_MAP_CRB_RPMX6,
  181. NETXEN_HW_PX_MAP_CRB_RPMX7,
  182. NETXEN_HW_PX_MAP_CRB_XDMA,
  183. NETXEN_HW_PX_MAP_CRB_I2Q,
  184. NETXEN_HW_PX_MAP_CRB_ROMUSB,
  185. NETXEN_HW_PX_MAP_CRB_CAS3,
  186. NETXEN_HW_PX_MAP_CRB_RPMX0,
  187. NETXEN_HW_PX_MAP_CRB_RPMX8,
  188. NETXEN_HW_PX_MAP_CRB_RPMX9,
  189. NETXEN_HW_PX_MAP_CRB_OCM0,
  190. NETXEN_HW_PX_MAP_CRB_OCM1,
  191. NETXEN_HW_PX_MAP_CRB_SMB,
  192. NETXEN_HW_PX_MAP_CRB_I2C0,
  193. NETXEN_HW_PX_MAP_CRB_I2C1,
  194. NETXEN_HW_PX_MAP_CRB_LPC,
  195. NETXEN_HW_PX_MAP_CRB_PGNC,
  196. NETXEN_HW_PX_MAP_CRB_PGR0
  197. };
  198. /* This field defines CRB adr [31:20] of the agents */
  199. #define NETXEN_HW_CRB_HUB_AGT_ADR_MN \
  200. ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_MN_CRB_AGT_ADR)
  201. #define NETXEN_HW_CRB_HUB_AGT_ADR_PH \
  202. ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_PH_CRB_AGT_ADR)
  203. #define NETXEN_HW_CRB_HUB_AGT_ADR_MS \
  204. ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_MS_CRB_AGT_ADR)
  205. #define NETXEN_HW_CRB_HUB_AGT_ADR_PS \
  206. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_PS_CRB_AGT_ADR)
  207. #define NETXEN_HW_CRB_HUB_AGT_ADR_SS \
  208. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SS_CRB_AGT_ADR)
  209. #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX3 \
  210. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX3_CRB_AGT_ADR)
  211. #define NETXEN_HW_CRB_HUB_AGT_ADR_QMS \
  212. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_QMS_CRB_AGT_ADR)
  213. #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS0 \
  214. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS0_CRB_AGT_ADR)
  215. #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS1 \
  216. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS1_CRB_AGT_ADR)
  217. #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS2 \
  218. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS2_CRB_AGT_ADR)
  219. #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS3 \
  220. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS3_CRB_AGT_ADR)
  221. #define NETXEN_HW_CRB_HUB_AGT_ADR_C2C0 \
  222. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_C2C0_CRB_AGT_ADR)
  223. #define NETXEN_HW_CRB_HUB_AGT_ADR_C2C1 \
  224. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_C2C1_CRB_AGT_ADR)
  225. #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX2 \
  226. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX2_CRB_AGT_ADR)
  227. #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX4 \
  228. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX4_CRB_AGT_ADR)
  229. #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX7 \
  230. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX7_CRB_AGT_ADR)
  231. #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX9 \
  232. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX9_CRB_AGT_ADR)
  233. #define NETXEN_HW_CRB_HUB_AGT_ADR_SMB \
  234. ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SMB_CRB_AGT_ADR)
  235. #define NETXEN_HW_CRB_HUB_AGT_ADR_NIU \
  236. ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_NIU_CRB_AGT_ADR)
  237. #define NETXEN_HW_CRB_HUB_AGT_ADR_I2C0 \
  238. ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_I2C0_CRB_AGT_ADR)
  239. #define NETXEN_HW_CRB_HUB_AGT_ADR_I2C1 \
  240. ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_I2C1_CRB_AGT_ADR)
  241. #define NETXEN_HW_CRB_HUB_AGT_ADR_SRE \
  242. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SRE_CRB_AGT_ADR)
  243. #define NETXEN_HW_CRB_HUB_AGT_ADR_EG \
  244. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_EG_CRB_AGT_ADR)
  245. #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX0 \
  246. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX0_CRB_AGT_ADR)
  247. #define NETXEN_HW_CRB_HUB_AGT_ADR_QMN \
  248. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_QM_CRB_AGT_ADR)
  249. #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN0 \
  250. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG0_CRB_AGT_ADR)
  251. #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN1 \
  252. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG1_CRB_AGT_ADR)
  253. #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN2 \
  254. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG2_CRB_AGT_ADR)
  255. #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN3 \
  256. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG3_CRB_AGT_ADR)
  257. #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX1 \
  258. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX1_CRB_AGT_ADR)
  259. #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX5 \
  260. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX5_CRB_AGT_ADR)
  261. #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX6 \
  262. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX6_CRB_AGT_ADR)
  263. #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX8 \
  264. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX8_CRB_AGT_ADR)
  265. #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS0 \
  266. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS0_CRB_AGT_ADR)
  267. #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS1 \
  268. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS1_CRB_AGT_ADR)
  269. #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS2 \
  270. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS2_CRB_AGT_ADR)
  271. #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS3 \
  272. ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS3_CRB_AGT_ADR)
  273. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGNI \
  274. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGNI_CRB_AGT_ADR)
  275. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGND \
  276. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGND_CRB_AGT_ADR)
  277. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN0 \
  278. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN0_CRB_AGT_ADR)
  279. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN1 \
  280. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN1_CRB_AGT_ADR)
  281. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN2 \
  282. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN2_CRB_AGT_ADR)
  283. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN3 \
  284. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN3_CRB_AGT_ADR)
  285. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN4 \
  286. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN4_CRB_AGT_ADR)
  287. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGNC \
  288. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGNC_CRB_AGT_ADR)
  289. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR0 \
  290. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR0_CRB_AGT_ADR)
  291. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR1 \
  292. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR1_CRB_AGT_ADR)
  293. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR2 \
  294. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR2_CRB_AGT_ADR)
  295. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR3 \
  296. ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR3_CRB_AGT_ADR)
  297. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGSI \
  298. ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSI_CRB_AGT_ADR)
  299. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGSD \
  300. ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSD_CRB_AGT_ADR)
  301. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS0 \
  302. ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS0_CRB_AGT_ADR)
  303. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS1 \
  304. ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS1_CRB_AGT_ADR)
  305. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS2 \
  306. ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS2_CRB_AGT_ADR)
  307. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS3 \
  308. ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS3_CRB_AGT_ADR)
  309. #define NETXEN_HW_CRB_HUB_AGT_ADR_PGSC \
  310. ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSC_CRB_AGT_ADR)
  311. #define NETXEN_HW_CRB_HUB_AGT_ADR_CAM \
  312. ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_NCM_CRB_AGT_ADR)
  313. #define NETXEN_HW_CRB_HUB_AGT_ADR_TIMR \
  314. ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_TMR_CRB_AGT_ADR)
  315. #define NETXEN_HW_CRB_HUB_AGT_ADR_XDMA \
  316. ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_XDMA_CRB_AGT_ADR)
  317. #define NETXEN_HW_CRB_HUB_AGT_ADR_SN \
  318. ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_SN_CRB_AGT_ADR)
  319. #define NETXEN_HW_CRB_HUB_AGT_ADR_I2Q \
  320. ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_I2Q_CRB_AGT_ADR)
  321. #define NETXEN_HW_CRB_HUB_AGT_ADR_ROMUSB \
  322. ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_ROMUSB_CRB_AGT_ADR)
  323. #define NETXEN_HW_CRB_HUB_AGT_ADR_OCM0 \
  324. ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_OCM0_CRB_AGT_ADR)
  325. #define NETXEN_HW_CRB_HUB_AGT_ADR_OCM1 \
  326. ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_OCM1_CRB_AGT_ADR)
  327. #define NETXEN_HW_CRB_HUB_AGT_ADR_LPC \
  328. ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_LPC_CRB_AGT_ADR)
  329. #define NETXEN_SRE_MISC (NETXEN_CRB_SRE + 0x0002c)
  330. #define NETXEN_SRE_INT_STATUS (NETXEN_CRB_SRE + 0x00034)
  331. #define NETXEN_SRE_PBI_ACTIVE_STATUS (NETXEN_CRB_SRE + 0x01014)
  332. #define NETXEN_SRE_L1RE_CTL (NETXEN_CRB_SRE + 0x03000)
  333. #define NETXEN_SRE_L2RE_CTL (NETXEN_CRB_SRE + 0x05000)
  334. #define NETXEN_SRE_BUF_CTL (NETXEN_CRB_SRE + 0x01000)
  335. #define NETXEN_DMA_BASE(U) (NETXEN_CRB_PCIX_MD + 0x20000 + ((U)<<16))
  336. #define NETXEN_DMA_COMMAND(U) (NETXEN_DMA_BASE(U) + 0x00008)
  337. #define NETXEN_I2Q_CLR_PCI_HI (NETXEN_CRB_I2Q + 0x00034)
  338. #define PEG_NETWORK_BASE(N) (NETXEN_CRB_PEG_NET_0 + (((N)&3) << 20))
  339. #define CRB_REG_EX_PC 0x3c
  340. #define ROMUSB_GLB (NETXEN_CRB_ROMUSB + 0x00000)
  341. #define ROMUSB_ROM (NETXEN_CRB_ROMUSB + 0x10000)
  342. #define NETXEN_ROMUSB_GLB_STATUS (ROMUSB_GLB + 0x0004)
  343. #define NETXEN_ROMUSB_GLB_SW_RESET (ROMUSB_GLB + 0x0008)
  344. #define NETXEN_ROMUSB_GLB_PAD_GPIO_I (ROMUSB_GLB + 0x000c)
  345. #define NETXEN_ROMUSB_GLB_CAS_RST (ROMUSB_GLB + 0x0038)
  346. #define NETXEN_ROMUSB_GLB_TEST_MUX_SEL (ROMUSB_GLB + 0x0044)
  347. #define NETXEN_ROMUSB_GLB_PEGTUNE_DONE (ROMUSB_GLB + 0x005c)
  348. #define NETXEN_ROMUSB_GLB_CHIP_CLK_CTRL (ROMUSB_GLB + 0x00A8)
  349. #define NETXEN_ROMUSB_GPIO(n) (ROMUSB_GLB + 0x60 + (4 * (n)))
  350. #define NETXEN_ROMUSB_ROM_INSTR_OPCODE (ROMUSB_ROM + 0x0004)
  351. #define NETXEN_ROMUSB_ROM_ADDRESS (ROMUSB_ROM + 0x0008)
  352. #define NETXEN_ROMUSB_ROM_WDATA (ROMUSB_ROM + 0x000c)
  353. #define NETXEN_ROMUSB_ROM_ABYTE_CNT (ROMUSB_ROM + 0x0010)
  354. #define NETXEN_ROMUSB_ROM_DUMMY_BYTE_CNT (ROMUSB_ROM + 0x0014)
  355. #define NETXEN_ROMUSB_ROM_RDATA (ROMUSB_ROM + 0x0018)
  356. /* Lock IDs for ROM lock */
  357. #define ROM_LOCK_DRIVER 0x0d417340
  358. /******************************************************************************
  359. *
  360. * Definitions specific to M25P flash
  361. *
  362. *******************************************************************************
  363. * Instructions
  364. */
  365. #define M25P_INSTR_WREN 0x06
  366. #define M25P_INSTR_WRDI 0x04
  367. #define M25P_INSTR_RDID 0x9f
  368. #define M25P_INSTR_RDSR 0x05
  369. #define M25P_INSTR_WRSR 0x01
  370. #define M25P_INSTR_READ 0x03
  371. #define M25P_INSTR_FAST_READ 0x0b
  372. #define M25P_INSTR_PP 0x02
  373. #define M25P_INSTR_SE 0xd8
  374. #define M25P_INSTR_BE 0xc7
  375. #define M25P_INSTR_DP 0xb9
  376. #define M25P_INSTR_RES 0xab
  377. /* all are 1MB windows */
  378. #define NETXEN_PCI_CRB_WINDOWSIZE 0x00100000
  379. #define NETXEN_PCI_CRB_WINDOW(A) \
  380. (NETXEN_PCI_CRBSPACE + (A)*NETXEN_PCI_CRB_WINDOWSIZE)
  381. #define NETXEN_CRB_NIU NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_NIU)
  382. #define NETXEN_CRB_SRE NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SRE)
  383. #define NETXEN_CRB_ROMUSB \
  384. NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_ROMUSB)
  385. #define NETXEN_CRB_I2Q NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_I2Q)
  386. #define NETXEN_CRB_I2C0 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_I2C0)
  387. #define NETXEN_CRB_SMB NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SMB)
  388. #define NETXEN_CRB_MAX NETXEN_PCI_CRB_WINDOW(64)
  389. #define NETXEN_CRB_PCIX_HOST NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PH)
  390. #define NETXEN_CRB_PCIX_HOST2 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PH2)
  391. #define NETXEN_CRB_PEG_NET_0 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN0)
  392. #define NETXEN_CRB_PEG_NET_1 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN1)
  393. #define NETXEN_CRB_PEG_NET_2 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN2)
  394. #define NETXEN_CRB_PEG_NET_3 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN3)
  395. #define NETXEN_CRB_PEG_NET_4 NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SQS2)
  396. #define NETXEN_CRB_PEG_NET_D NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGND)
  397. #define NETXEN_CRB_PEG_NET_I NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGNI)
  398. #define NETXEN_CRB_DDR_NET NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_MN)
  399. #define NETXEN_CRB_QDR_NET NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SN)
  400. #define NETXEN_CRB_PCIX_MD NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PS)
  401. #define NETXEN_CRB_PCIE NETXEN_CRB_PCIX_MD
  402. #define ISR_INT_VECTOR (NETXEN_PCIX_PS_REG(PCIX_INT_VECTOR))
  403. #define ISR_INT_MASK (NETXEN_PCIX_PS_REG(PCIX_INT_MASK))
  404. #define ISR_INT_MASK_SLOW (NETXEN_PCIX_PS_REG(PCIX_INT_MASK))
  405. #define ISR_INT_TARGET_STATUS (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS))
  406. #define ISR_INT_TARGET_MASK (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK))
  407. #define ISR_INT_TARGET_STATUS_F1 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F1))
  408. #define ISR_INT_TARGET_MASK_F1 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F1))
  409. #define ISR_INT_TARGET_STATUS_F2 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F2))
  410. #define ISR_INT_TARGET_MASK_F2 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F2))
  411. #define ISR_INT_TARGET_STATUS_F3 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F3))
  412. #define ISR_INT_TARGET_MASK_F3 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F3))
  413. #define ISR_INT_TARGET_STATUS_F4 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F4))
  414. #define ISR_INT_TARGET_MASK_F4 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F4))
  415. #define ISR_INT_TARGET_STATUS_F5 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F5))
  416. #define ISR_INT_TARGET_MASK_F5 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F5))
  417. #define ISR_INT_TARGET_STATUS_F6 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F6))
  418. #define ISR_INT_TARGET_MASK_F6 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F6))
  419. #define ISR_INT_TARGET_STATUS_F7 (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F7))
  420. #define ISR_INT_TARGET_MASK_F7 (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F7))
  421. #define NETXEN_PCI_MAPSIZE 128
  422. #define NETXEN_PCI_DDR_NET (0x00000000UL)
  423. #define NETXEN_PCI_QDR_NET (0x04000000UL)
  424. #define NETXEN_PCI_DIRECT_CRB (0x04400000UL)
  425. #define NETXEN_PCI_CAMQM (0x04800000UL)
  426. #define NETXEN_PCI_CAMQM_MAX (0x04ffffffUL)
  427. #define NETXEN_PCI_OCM0 (0x05000000UL)
  428. #define NETXEN_PCI_OCM0_MAX (0x050fffffUL)
  429. #define NETXEN_PCI_OCM1 (0x05100000UL)
  430. #define NETXEN_PCI_OCM1_MAX (0x051fffffUL)
  431. #define NETXEN_PCI_CRBSPACE (0x06000000UL)
  432. #define NETXEN_PCI_128MB_SIZE (0x08000000UL)
  433. #define NETXEN_PCI_32MB_SIZE (0x02000000UL)
  434. #define NETXEN_PCI_2MB_SIZE (0x00200000UL)
  435. #define NETXEN_PCI_MN_2M (0)
  436. #define NETXEN_PCI_MS_2M (0x80000)
  437. #define NETXEN_PCI_OCM0_2M (0x000c0000UL)
  438. #define NETXEN_PCI_CAMQM_2M_BASE (0x000ff800UL)
  439. #define NETXEN_PCI_CAMQM_2M_END (0x04800800UL)
  440. #define NETXEN_CRB_CAM NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_CAM)
  441. #define NETXEN_ADDR_DDR_NET (0x0000000000000000ULL)
  442. #define NETXEN_ADDR_DDR_NET_MAX (0x000000000fffffffULL)
  443. #define NETXEN_ADDR_OCM0 (0x0000000200000000ULL)
  444. #define NETXEN_ADDR_OCM0_MAX (0x00000002000fffffULL)
  445. #define NETXEN_ADDR_OCM1 (0x0000000200400000ULL)
  446. #define NETXEN_ADDR_OCM1_MAX (0x00000002004fffffULL)
  447. #define NETXEN_ADDR_QDR_NET (0x0000000300000000ULL)
  448. #define NETXEN_ADDR_QDR_NET_MAX_P2 (0x00000003003fffffULL)
  449. #define NETXEN_ADDR_QDR_NET_MAX_P3 (0x0000000303ffffffULL)
  450. /*
  451. * Register offsets for MN
  452. */
  453. #define NETXEN_MIU_CONTROL (0x000)
  454. #define NETXEN_MIU_MN_CONTROL (NETXEN_CRB_DDR_NET+NETXEN_MIU_CONTROL)
  455. /* 200ms delay in each loop */
  456. #define NETXEN_NIU_PHY_WAITLEN 200000
  457. /* 10 seconds before we give up */
  458. #define NETXEN_NIU_PHY_WAITMAX 50
  459. #define NETXEN_NIU_MAX_GBE_PORTS 4
  460. #define NETXEN_NIU_MAX_XG_PORTS 2
  461. #define NETXEN_NIU_MODE (NETXEN_CRB_NIU + 0x00000)
  462. #define NETXEN_NIU_XG_SINGLE_TERM (NETXEN_CRB_NIU + 0x00004)
  463. #define NETXEN_NIU_XG_DRIVE_HI (NETXEN_CRB_NIU + 0x00008)
  464. #define NETXEN_NIU_XG_DRIVE_LO (NETXEN_CRB_NIU + 0x0000c)
  465. #define NETXEN_NIU_XG_DTX (NETXEN_CRB_NIU + 0x00010)
  466. #define NETXEN_NIU_XG_DEQ (NETXEN_CRB_NIU + 0x00014)
  467. #define NETXEN_NIU_XG_WORD_ALIGN (NETXEN_CRB_NIU + 0x00018)
  468. #define NETXEN_NIU_XG_RESET (NETXEN_CRB_NIU + 0x0001c)
  469. #define NETXEN_NIU_XG_POWER_DOWN (NETXEN_CRB_NIU + 0x00020)
  470. #define NETXEN_NIU_XG_RESET_PLL (NETXEN_CRB_NIU + 0x00024)
  471. #define NETXEN_NIU_XG_SERDES_LOOPBACK (NETXEN_CRB_NIU + 0x00028)
  472. #define NETXEN_NIU_XG_DO_BYTE_ALIGN (NETXEN_CRB_NIU + 0x0002c)
  473. #define NETXEN_NIU_XG_TX_ENABLE (NETXEN_CRB_NIU + 0x00030)
  474. #define NETXEN_NIU_XG_RX_ENABLE (NETXEN_CRB_NIU + 0x00034)
  475. #define NETXEN_NIU_XG_STATUS (NETXEN_CRB_NIU + 0x00038)
  476. #define NETXEN_NIU_XG_PAUSE_THRESHOLD (NETXEN_CRB_NIU + 0x0003c)
  477. #define NETXEN_NIU_INT_MASK (NETXEN_CRB_NIU + 0x00040)
  478. #define NETXEN_NIU_ACTIVE_INT (NETXEN_CRB_NIU + 0x00044)
  479. #define NETXEN_NIU_MASKABLE_INT (NETXEN_CRB_NIU + 0x00048)
  480. #define NETXEN_NIU_STRAP_VALUE_SAVE_HIGHER (NETXEN_CRB_NIU + 0x0004c)
  481. #define NETXEN_NIU_GB_SERDES_RESET (NETXEN_CRB_NIU + 0x00050)
  482. #define NETXEN_NIU_GB0_GMII_MODE (NETXEN_CRB_NIU + 0x00054)
  483. #define NETXEN_NIU_GB0_MII_MODE (NETXEN_CRB_NIU + 0x00058)
  484. #define NETXEN_NIU_GB1_GMII_MODE (NETXEN_CRB_NIU + 0x0005c)
  485. #define NETXEN_NIU_GB1_MII_MODE (NETXEN_CRB_NIU + 0x00060)
  486. #define NETXEN_NIU_GB2_GMII_MODE (NETXEN_CRB_NIU + 0x00064)
  487. #define NETXEN_NIU_GB2_MII_MODE (NETXEN_CRB_NIU + 0x00068)
  488. #define NETXEN_NIU_GB3_GMII_MODE (NETXEN_CRB_NIU + 0x0006c)
  489. #define NETXEN_NIU_GB3_MII_MODE (NETXEN_CRB_NIU + 0x00070)
  490. #define NETXEN_NIU_REMOTE_LOOPBACK (NETXEN_CRB_NIU + 0x00074)
  491. #define NETXEN_NIU_GB0_HALF_DUPLEX (NETXEN_CRB_NIU + 0x00078)
  492. #define NETXEN_NIU_GB1_HALF_DUPLEX (NETXEN_CRB_NIU + 0x0007c)
  493. #define NETXEN_NIU_RESET_SYS_FIFOS (NETXEN_CRB_NIU + 0x00088)
  494. #define NETXEN_NIU_GB_CRC_DROP (NETXEN_CRB_NIU + 0x0008c)
  495. #define NETXEN_NIU_GB_DROP_WRONGADDR (NETXEN_CRB_NIU + 0x00090)
  496. #define NETXEN_NIU_TEST_MUX_CTL (NETXEN_CRB_NIU + 0x00094)
  497. #define NETXEN_NIU_XG_PAUSE_CTL (NETXEN_CRB_NIU + 0x00098)
  498. #define NETXEN_NIU_XG_PAUSE_LEVEL (NETXEN_CRB_NIU + 0x000dc)
  499. #define NETXEN_NIU_FRAME_COUNT_SELECT (NETXEN_CRB_NIU + 0x000ac)
  500. #define NETXEN_NIU_FRAME_COUNT (NETXEN_CRB_NIU + 0x000b0)
  501. #define NETXEN_NIU_XG_SEL (NETXEN_CRB_NIU + 0x00128)
  502. #define NETXEN_NIU_GB_PAUSE_CTL (NETXEN_CRB_NIU + 0x0030c)
  503. #define NETXEN_NIU_FULL_LEVEL_XG (NETXEN_CRB_NIU + 0x00450)
  504. #define NETXEN_NIU_XG1_RESET (NETXEN_CRB_NIU + 0x0011c)
  505. #define NETXEN_NIU_XG1_POWER_DOWN (NETXEN_CRB_NIU + 0x00120)
  506. #define NETXEN_NIU_XG1_RESET_PLL (NETXEN_CRB_NIU + 0x00124)
  507. #define NETXEN_MAC_ADDR_CNTL_REG (NETXEN_CRB_NIU + 0x1000)
  508. #define NETXEN_MULTICAST_ADDR_HI_0 (NETXEN_CRB_NIU + 0x1010)
  509. #define NETXEN_MULTICAST_ADDR_HI_1 (NETXEN_CRB_NIU + 0x1014)
  510. #define NETXEN_MULTICAST_ADDR_HI_2 (NETXEN_CRB_NIU + 0x1018)
  511. #define NETXEN_MULTICAST_ADDR_HI_3 (NETXEN_CRB_NIU + 0x101c)
  512. #define NETXEN_UNICAST_ADDR_BASE (NETXEN_CRB_NIU + 0x1080)
  513. #define NETXEN_MULTICAST_ADDR_BASE (NETXEN_CRB_NIU + 0x1100)
  514. #define NETXEN_NIU_GB_MAC_CONFIG_0(I) \
  515. (NETXEN_CRB_NIU + 0x30000 + (I)*0x10000)
  516. #define NETXEN_NIU_GB_MAC_CONFIG_1(I) \
  517. (NETXEN_CRB_NIU + 0x30004 + (I)*0x10000)
  518. #define NETXEN_NIU_GB_MAC_IPG_IFG(I) \
  519. (NETXEN_CRB_NIU + 0x30008 + (I)*0x10000)
  520. #define NETXEN_NIU_GB_HALF_DUPLEX_CTRL(I) \
  521. (NETXEN_CRB_NIU + 0x3000c + (I)*0x10000)
  522. #define NETXEN_NIU_GB_MAX_FRAME_SIZE(I) \
  523. (NETXEN_CRB_NIU + 0x30010 + (I)*0x10000)
  524. #define NETXEN_NIU_GB_TEST_REG(I) \
  525. (NETXEN_CRB_NIU + 0x3001c + (I)*0x10000)
  526. #define NETXEN_NIU_GB_MII_MGMT_CONFIG(I) \
  527. (NETXEN_CRB_NIU + 0x30020 + (I)*0x10000)
  528. #define NETXEN_NIU_GB_MII_MGMT_COMMAND(I) \
  529. (NETXEN_CRB_NIU + 0x30024 + (I)*0x10000)
  530. #define NETXEN_NIU_GB_MII_MGMT_ADDR(I) \
  531. (NETXEN_CRB_NIU + 0x30028 + (I)*0x10000)
  532. #define NETXEN_NIU_GB_MII_MGMT_CTRL(I) \
  533. (NETXEN_CRB_NIU + 0x3002c + (I)*0x10000)
  534. #define NETXEN_NIU_GB_MII_MGMT_STATUS(I) \
  535. (NETXEN_CRB_NIU + 0x30030 + (I)*0x10000)
  536. #define NETXEN_NIU_GB_MII_MGMT_INDICATE(I) \
  537. (NETXEN_CRB_NIU + 0x30034 + (I)*0x10000)
  538. #define NETXEN_NIU_GB_INTERFACE_CTRL(I) \
  539. (NETXEN_CRB_NIU + 0x30038 + (I)*0x10000)
  540. #define NETXEN_NIU_GB_INTERFACE_STATUS(I) \
  541. (NETXEN_CRB_NIU + 0x3003c + (I)*0x10000)
  542. #define NETXEN_NIU_GB_STATION_ADDR_0(I) \
  543. (NETXEN_CRB_NIU + 0x30040 + (I)*0x10000)
  544. #define NETXEN_NIU_GB_STATION_ADDR_1(I) \
  545. (NETXEN_CRB_NIU + 0x30044 + (I)*0x10000)
  546. #define NETXEN_NIU_XGE_CONFIG_0 (NETXEN_CRB_NIU + 0x70000)
  547. #define NETXEN_NIU_XGE_CONFIG_1 (NETXEN_CRB_NIU + 0x70004)
  548. #define NETXEN_NIU_XGE_IPG (NETXEN_CRB_NIU + 0x70008)
  549. #define NETXEN_NIU_XGE_STATION_ADDR_0_HI (NETXEN_CRB_NIU + 0x7000c)
  550. #define NETXEN_NIU_XGE_STATION_ADDR_0_1 (NETXEN_CRB_NIU + 0x70010)
  551. #define NETXEN_NIU_XGE_STATION_ADDR_1_LO (NETXEN_CRB_NIU + 0x70014)
  552. #define NETXEN_NIU_XGE_STATUS (NETXEN_CRB_NIU + 0x70018)
  553. #define NETXEN_NIU_XGE_MAX_FRAME_SIZE (NETXEN_CRB_NIU + 0x7001c)
  554. #define NETXEN_NIU_XGE_PAUSE_FRAME_VALUE (NETXEN_CRB_NIU + 0x70020)
  555. #define NETXEN_NIU_XGE_TX_BYTE_CNT (NETXEN_CRB_NIU + 0x70024)
  556. #define NETXEN_NIU_XGE_TX_FRAME_CNT (NETXEN_CRB_NIU + 0x70028)
  557. #define NETXEN_NIU_XGE_RX_BYTE_CNT (NETXEN_CRB_NIU + 0x7002c)
  558. #define NETXEN_NIU_XGE_RX_FRAME_CNT (NETXEN_CRB_NIU + 0x70030)
  559. #define NETXEN_NIU_XGE_AGGR_ERROR_CNT (NETXEN_CRB_NIU + 0x70034)
  560. #define NETXEN_NIU_XGE_MULTICAST_FRAME_CNT (NETXEN_CRB_NIU + 0x70038)
  561. #define NETXEN_NIU_XGE_UNICAST_FRAME_CNT (NETXEN_CRB_NIU + 0x7003c)
  562. #define NETXEN_NIU_XGE_CRC_ERROR_CNT (NETXEN_CRB_NIU + 0x70040)
  563. #define NETXEN_NIU_XGE_OVERSIZE_FRAME_ERR (NETXEN_CRB_NIU + 0x70044)
  564. #define NETXEN_NIU_XGE_UNDERSIZE_FRAME_ERR (NETXEN_CRB_NIU + 0x70048)
  565. #define NETXEN_NIU_XGE_LOCAL_ERROR_CNT (NETXEN_CRB_NIU + 0x7004c)
  566. #define NETXEN_NIU_XGE_REMOTE_ERROR_CNT (NETXEN_CRB_NIU + 0x70050)
  567. #define NETXEN_NIU_XGE_CONTROL_CHAR_CNT (NETXEN_CRB_NIU + 0x70054)
  568. #define NETXEN_NIU_XGE_PAUSE_FRAME_CNT (NETXEN_CRB_NIU + 0x70058)
  569. #define NETXEN_NIU_XG1_CONFIG_0 (NETXEN_CRB_NIU + 0x80000)
  570. #define NETXEN_NIU_XG1_CONFIG_1 (NETXEN_CRB_NIU + 0x80004)
  571. #define NETXEN_NIU_XG1_IPG (NETXEN_CRB_NIU + 0x80008)
  572. #define NETXEN_NIU_XG1_STATION_ADDR_0_HI (NETXEN_CRB_NIU + 0x8000c)
  573. #define NETXEN_NIU_XG1_STATION_ADDR_0_1 (NETXEN_CRB_NIU + 0x80010)
  574. #define NETXEN_NIU_XG1_STATION_ADDR_1_LO (NETXEN_CRB_NIU + 0x80014)
  575. #define NETXEN_NIU_XG1_STATUS (NETXEN_CRB_NIU + 0x80018)
  576. #define NETXEN_NIU_XG1_MAX_FRAME_SIZE (NETXEN_CRB_NIU + 0x8001c)
  577. #define NETXEN_NIU_XG1_PAUSE_FRAME_VALUE (NETXEN_CRB_NIU + 0x80020)
  578. #define NETXEN_NIU_XG1_TX_BYTE_CNT (NETXEN_CRB_NIU + 0x80024)
  579. #define NETXEN_NIU_XG1_TX_FRAME_CNT (NETXEN_CRB_NIU + 0x80028)
  580. #define NETXEN_NIU_XG1_RX_BYTE_CNT (NETXEN_CRB_NIU + 0x8002c)
  581. #define NETXEN_NIU_XG1_RX_FRAME_CNT (NETXEN_CRB_NIU + 0x80030)
  582. #define NETXEN_NIU_XG1_AGGR_ERROR_CNT (NETXEN_CRB_NIU + 0x80034)
  583. #define NETXEN_NIU_XG1_MULTICAST_FRAME_CNT (NETXEN_CRB_NIU + 0x80038)
  584. #define NETXEN_NIU_XG1_UNICAST_FRAME_CNT (NETXEN_CRB_NIU + 0x8003c)
  585. #define NETXEN_NIU_XG1_CRC_ERROR_CNT (NETXEN_CRB_NIU + 0x80040)
  586. #define NETXEN_NIU_XG1_OVERSIZE_FRAME_ERR (NETXEN_CRB_NIU + 0x80044)
  587. #define NETXEN_NIU_XG1_UNDERSIZE_FRAME_ERR (NETXEN_CRB_NIU + 0x80048)
  588. #define NETXEN_NIU_XG1_LOCAL_ERROR_CNT (NETXEN_CRB_NIU + 0x8004c)
  589. #define NETXEN_NIU_XG1_REMOTE_ERROR_CNT (NETXEN_CRB_NIU + 0x80050)
  590. #define NETXEN_NIU_XG1_CONTROL_CHAR_CNT (NETXEN_CRB_NIU + 0x80054)
  591. #define NETXEN_NIU_XG1_PAUSE_FRAME_CNT (NETXEN_CRB_NIU + 0x80058)
  592. /* P3 802.3ap */
  593. #define NETXEN_NIU_AP_MAC_CONFIG_0(I) (NETXEN_CRB_NIU+0xa0000+(I)*0x10000)
  594. #define NETXEN_NIU_AP_MAC_CONFIG_1(I) (NETXEN_CRB_NIU+0xa0004+(I)*0x10000)
  595. #define NETXEN_NIU_AP_MAC_IPG_IFG(I) (NETXEN_CRB_NIU+0xa0008+(I)*0x10000)
  596. #define NETXEN_NIU_AP_HALF_DUPLEX_CTRL(I) (NETXEN_CRB_NIU+0xa000c+(I)*0x10000)
  597. #define NETXEN_NIU_AP_MAX_FRAME_SIZE(I) (NETXEN_CRB_NIU+0xa0010+(I)*0x10000)
  598. #define NETXEN_NIU_AP_TEST_REG(I) (NETXEN_CRB_NIU+0xa001c+(I)*0x10000)
  599. #define NETXEN_NIU_AP_MII_MGMT_CONFIG(I) (NETXEN_CRB_NIU+0xa0020+(I)*0x10000)
  600. #define NETXEN_NIU_AP_MII_MGMT_COMMAND(I) (NETXEN_CRB_NIU+0xa0024+(I)*0x10000)
  601. #define NETXEN_NIU_AP_MII_MGMT_ADDR(I) (NETXEN_CRB_NIU+0xa0028+(I)*0x10000)
  602. #define NETXEN_NIU_AP_MII_MGMT_CTRL(I) (NETXEN_CRB_NIU+0xa002c+(I)*0x10000)
  603. #define NETXEN_NIU_AP_MII_MGMT_STATUS(I) (NETXEN_CRB_NIU+0xa0030+(I)*0x10000)
  604. #define NETXEN_NIU_AP_MII_MGMT_INDICATE(I) (NETXEN_CRB_NIU+0xa0034+(I)*0x10000)
  605. #define NETXEN_NIU_AP_INTERFACE_CTRL(I) (NETXEN_CRB_NIU+0xa0038+(I)*0x10000)
  606. #define NETXEN_NIU_AP_INTERFACE_STATUS(I) (NETXEN_CRB_NIU+0xa003c+(I)*0x10000)
  607. #define NETXEN_NIU_AP_STATION_ADDR_0(I) (NETXEN_CRB_NIU+0xa0040+(I)*0x10000)
  608. #define NETXEN_NIU_AP_STATION_ADDR_1(I) (NETXEN_CRB_NIU+0xa0044+(I)*0x10000)
  609. #define TEST_AGT_CTRL (0x00)
  610. #define TA_CTL_START 1
  611. #define TA_CTL_ENABLE 2
  612. #define TA_CTL_WRITE 4
  613. #define TA_CTL_BUSY 8
  614. /*
  615. * Register offsets for MN
  616. */
  617. #define MIU_TEST_AGT_BASE (0x90)
  618. #define MIU_TEST_AGT_ADDR_LO (0x04)
  619. #define MIU_TEST_AGT_ADDR_HI (0x08)
  620. #define MIU_TEST_AGT_WRDATA_LO (0x10)
  621. #define MIU_TEST_AGT_WRDATA_HI (0x14)
  622. #define MIU_TEST_AGT_RDDATA_LO (0x18)
  623. #define MIU_TEST_AGT_RDDATA_HI (0x1c)
  624. #define MIU_TEST_AGT_ADDR_MASK 0xfffffff8
  625. #define MIU_TEST_AGT_UPPER_ADDR(off) (0)
  626. /*
  627. * Register offsets for MS
  628. */
  629. #define SIU_TEST_AGT_BASE (0x60)
  630. #define SIU_TEST_AGT_ADDR_LO (0x04)
  631. #define SIU_TEST_AGT_ADDR_HI (0x18)
  632. #define SIU_TEST_AGT_WRDATA_LO (0x08)
  633. #define SIU_TEST_AGT_WRDATA_HI (0x0c)
  634. #define SIU_TEST_AGT_WRDATA(i) (0x08+(4*(i)))
  635. #define SIU_TEST_AGT_RDDATA_LO (0x10)
  636. #define SIU_TEST_AGT_RDDATA_HI (0x14)
  637. #define SIU_TEST_AGT_RDDATA(i) (0x10+(4*(i)))
  638. #define SIU_TEST_AGT_ADDR_MASK 0x3ffff8
  639. #define SIU_TEST_AGT_UPPER_ADDR(off) ((off)>>22)
  640. /* XG Link status */
  641. #define XG_LINK_UP 0x10
  642. #define XG_LINK_DOWN 0x20
  643. #define XG_LINK_UP_P3 0x01
  644. #define XG_LINK_DOWN_P3 0x02
  645. #define XG_LINK_STATE_P3_MASK 0xf
  646. #define XG_LINK_STATE_P3(pcifn,val) \
  647. (((val) >> ((pcifn) * 4)) & XG_LINK_STATE_P3_MASK)
  648. #define P3_LINK_SPEED_MHZ 100
  649. #define P3_LINK_SPEED_MASK 0xff
  650. #define P3_LINK_SPEED_REG(pcifn) \
  651. (CRB_PF_LINK_SPEED_1 + (((pcifn) / 4) * 4))
  652. #define P3_LINK_SPEED_VAL(pcifn, reg) \
  653. (((reg) >> (8 * ((pcifn) & 0x3))) & P3_LINK_SPEED_MASK)
  654. #define NETXEN_CAM_RAM_BASE (NETXEN_CRB_CAM + 0x02000)
  655. #define NETXEN_CAM_RAM(reg) (NETXEN_CAM_RAM_BASE + (reg))
  656. #define NETXEN_FW_VERSION_MAJOR (NETXEN_CAM_RAM(0x150))
  657. #define NETXEN_FW_VERSION_MINOR (NETXEN_CAM_RAM(0x154))
  658. #define NETXEN_FW_VERSION_SUB (NETXEN_CAM_RAM(0x158))
  659. #define NETXEN_ROM_LOCK_ID (NETXEN_CAM_RAM(0x100))
  660. #define NETXEN_PHY_LOCK_ID (NETXEN_CAM_RAM(0x120))
  661. #define NETXEN_CRB_WIN_LOCK_ID (NETXEN_CAM_RAM(0x124))
  662. #define NIC_CRB_BASE (NETXEN_CAM_RAM(0x200))
  663. #define NIC_CRB_BASE_2 (NETXEN_CAM_RAM(0x700))
  664. #define NETXEN_NIC_REG(X) (NIC_CRB_BASE+(X))
  665. #define NETXEN_NIC_REG_2(X) (NIC_CRB_BASE_2+(X))
  666. #define NX_CDRP_CRB_OFFSET (NETXEN_NIC_REG(0x18))
  667. #define NX_ARG1_CRB_OFFSET (NETXEN_NIC_REG(0x1c))
  668. #define NX_ARG2_CRB_OFFSET (NETXEN_NIC_REG(0x20))
  669. #define NX_ARG3_CRB_OFFSET (NETXEN_NIC_REG(0x24))
  670. #define NX_SIGN_CRB_OFFSET (NETXEN_NIC_REG(0x28))
  671. #define CRB_HOST_DUMMY_BUF_ADDR_HI (NETXEN_NIC_REG(0x3c))
  672. #define CRB_HOST_DUMMY_BUF_ADDR_LO (NETXEN_NIC_REG(0x40))
  673. #define CRB_CMDPEG_STATE (NETXEN_NIC_REG(0x50))
  674. #define CRB_RCVPEG_STATE (NETXEN_NIC_REG(0x13c))
  675. #define CRB_XG_STATE (NETXEN_NIC_REG(0x94))
  676. #define CRB_XG_STATE_P3 (NETXEN_NIC_REG(0x98))
  677. #define CRB_PF_LINK_SPEED_1 (NETXEN_NIC_REG(0xe8))
  678. #define CRB_PF_LINK_SPEED_2 (NETXEN_NIC_REG(0xec))
  679. #define CRB_MPORT_MODE (NETXEN_NIC_REG(0xc4))
  680. #define CRB_DMA_SHIFT (NETXEN_NIC_REG(0xcc))
  681. #define CRB_INT_VECTOR (NETXEN_NIC_REG(0xd4))
  682. #define CRB_CMD_PRODUCER_OFFSET (NETXEN_NIC_REG(0x08))
  683. #define CRB_CMD_CONSUMER_OFFSET (NETXEN_NIC_REG(0x0c))
  684. #define CRB_CMD_PRODUCER_OFFSET_1 (NETXEN_NIC_REG(0x1ac))
  685. #define CRB_CMD_CONSUMER_OFFSET_1 (NETXEN_NIC_REG(0x1b0))
  686. #define CRB_CMD_PRODUCER_OFFSET_2 (NETXEN_NIC_REG(0x1b8))
  687. #define CRB_CMD_CONSUMER_OFFSET_2 (NETXEN_NIC_REG(0x1bc))
  688. #define CRB_CMD_PRODUCER_OFFSET_3 (NETXEN_NIC_REG(0x1d0))
  689. #define CRB_CMD_CONSUMER_OFFSET_3 (NETXEN_NIC_REG(0x1d4))
  690. #define CRB_TEMP_STATE (NETXEN_NIC_REG(0x1b4))
  691. #define CRB_V2P_0 (NETXEN_NIC_REG(0x290))
  692. #define CRB_V2P(port) (CRB_V2P_0+((port)*4))
  693. #define CRB_DRIVER_VERSION (NETXEN_NIC_REG(0x2a0))
  694. #define CRB_SW_INT_MASK_0 (NETXEN_NIC_REG(0x1d8))
  695. #define CRB_SW_INT_MASK_1 (NETXEN_NIC_REG(0x1e0))
  696. #define CRB_SW_INT_MASK_2 (NETXEN_NIC_REG(0x1e4))
  697. #define CRB_SW_INT_MASK_3 (NETXEN_NIC_REG(0x1e8))
  698. #define CRB_FW_CAPABILITIES_1 (NETXEN_CAM_RAM(0x128))
  699. #define CRB_MAC_BLOCK_START (NETXEN_CAM_RAM(0x1c0))
  700. /*
  701. * capabilities register, can be used to selectively enable/disable features
  702. * for backward compatibility
  703. */
  704. #define CRB_NIC_CAPABILITIES_HOST NETXEN_NIC_REG(0x1a8)
  705. #define CRB_NIC_MSI_MODE_HOST NETXEN_NIC_REG(0x270)
  706. #define INTR_SCHEME_PERPORT 0x1
  707. #define MSI_MODE_MULTIFUNC 0x1
  708. /* used for ethtool tests */
  709. #define CRB_SCRATCHPAD_TEST NETXEN_NIC_REG(0x280)
  710. /*
  711. * CrbPortPhanCntrHi/Lo is used to pass the address of HostPhantomIndex address
  712. * which can be read by the Phantom host to get producer/consumer indexes from
  713. * Phantom/Casper. If it is not HOST_SHARED_MEMORY, then the following
  714. * registers will be used for the addresses of the ring's shared memory
  715. * on the Phantom.
  716. */
  717. #define nx_get_temp_val(x) ((x) >> 16)
  718. #define nx_get_temp_state(x) ((x) & 0xffff)
  719. #define nx_encode_temp(val, state) (((val) << 16) | (state))
  720. /*
  721. * Temperature control.
  722. */
  723. enum {
  724. NX_TEMP_NORMAL = 0x1, /* Normal operating range */
  725. NX_TEMP_WARN, /* Sound alert, temperature getting high */
  726. NX_TEMP_PANIC /* Fatal error, hardware has shut down. */
  727. };
  728. /* Lock IDs for PHY lock */
  729. #define PHY_LOCK_DRIVER 0x44524956
  730. /* Used for PS PCI Memory access */
  731. #define PCIX_PS_OP_ADDR_LO (0x10000)
  732. /* via CRB (PS side only) */
  733. #define PCIX_PS_OP_ADDR_HI (0x10004)
  734. #define PCIX_INT_VECTOR (0x10100)
  735. #define PCIX_INT_MASK (0x10104)
  736. #define PCIX_CRB_WINDOW (0x10210)
  737. #define PCIX_CRB_WINDOW_F0 (0x10210)
  738. #define PCIX_CRB_WINDOW_F1 (0x10230)
  739. #define PCIX_CRB_WINDOW_F2 (0x10250)
  740. #define PCIX_CRB_WINDOW_F3 (0x10270)
  741. #define PCIX_CRB_WINDOW_F4 (0x102ac)
  742. #define PCIX_CRB_WINDOW_F5 (0x102bc)
  743. #define PCIX_CRB_WINDOW_F6 (0x102cc)
  744. #define PCIX_CRB_WINDOW_F7 (0x102dc)
  745. #define PCIE_CRB_WINDOW_REG(func) (((func) < 4) ? \
  746. (PCIX_CRB_WINDOW_F0 + (0x20 * (func))) :\
  747. (PCIX_CRB_WINDOW_F4 + (0x10 * ((func)-4))))
  748. #define PCIX_MN_WINDOW (0x10200)
  749. #define PCIX_MN_WINDOW_F0 (0x10200)
  750. #define PCIX_MN_WINDOW_F1 (0x10220)
  751. #define PCIX_MN_WINDOW_F2 (0x10240)
  752. #define PCIX_MN_WINDOW_F3 (0x10260)
  753. #define PCIX_MN_WINDOW_F4 (0x102a0)
  754. #define PCIX_MN_WINDOW_F5 (0x102b0)
  755. #define PCIX_MN_WINDOW_F6 (0x102c0)
  756. #define PCIX_MN_WINDOW_F7 (0x102d0)
  757. #define PCIE_MN_WINDOW_REG(func) (((func) < 4) ? \
  758. (PCIX_MN_WINDOW_F0 + (0x20 * (func))) :\
  759. (PCIX_MN_WINDOW_F4 + (0x10 * ((func)-4))))
  760. #define PCIX_SN_WINDOW (0x10208)
  761. #define PCIX_SN_WINDOW_F0 (0x10208)
  762. #define PCIX_SN_WINDOW_F1 (0x10228)
  763. #define PCIX_SN_WINDOW_F2 (0x10248)
  764. #define PCIX_SN_WINDOW_F3 (0x10268)
  765. #define PCIX_SN_WINDOW_F4 (0x102a8)
  766. #define PCIX_SN_WINDOW_F5 (0x102b8)
  767. #define PCIX_SN_WINDOW_F6 (0x102c8)
  768. #define PCIX_SN_WINDOW_F7 (0x102d8)
  769. #define PCIE_SN_WINDOW_REG(func) (((func) < 4) ? \
  770. (PCIX_SN_WINDOW_F0 + (0x20 * (func))) :\
  771. (PCIX_SN_WINDOW_F4 + (0x10 * ((func)-4))))
  772. #define PCIX_OCM_WINDOW (0x10800)
  773. #define PCIX_OCM_WINDOW_REG(func) (PCIX_OCM_WINDOW + 0x20 * (func))
  774. #define PCIX_TARGET_STATUS (0x10118)
  775. #define PCIX_TARGET_STATUS_F1 (0x10160)
  776. #define PCIX_TARGET_STATUS_F2 (0x10164)
  777. #define PCIX_TARGET_STATUS_F3 (0x10168)
  778. #define PCIX_TARGET_STATUS_F4 (0x10360)
  779. #define PCIX_TARGET_STATUS_F5 (0x10364)
  780. #define PCIX_TARGET_STATUS_F6 (0x10368)
  781. #define PCIX_TARGET_STATUS_F7 (0x1036c)
  782. #define PCIX_TARGET_MASK (0x10128)
  783. #define PCIX_TARGET_MASK_F1 (0x10170)
  784. #define PCIX_TARGET_MASK_F2 (0x10174)
  785. #define PCIX_TARGET_MASK_F3 (0x10178)
  786. #define PCIX_TARGET_MASK_F4 (0x10370)
  787. #define PCIX_TARGET_MASK_F5 (0x10374)
  788. #define PCIX_TARGET_MASK_F6 (0x10378)
  789. #define PCIX_TARGET_MASK_F7 (0x1037c)
  790. #define PCIX_MSI_F0 (0x13000)
  791. #define PCIX_MSI_F1 (0x13004)
  792. #define PCIX_MSI_F2 (0x13008)
  793. #define PCIX_MSI_F3 (0x1300c)
  794. #define PCIX_MSI_F4 (0x13010)
  795. #define PCIX_MSI_F5 (0x13014)
  796. #define PCIX_MSI_F6 (0x13018)
  797. #define PCIX_MSI_F7 (0x1301c)
  798. #define PCIX_MSI_F(i) (0x13000+((i)*4))
  799. #define PCIX_PS_MEM_SPACE (0x90000)
  800. #define NETXEN_PCIX_PH_REG(reg) (NETXEN_CRB_PCIE + (reg))
  801. #define NETXEN_PCIX_PS_REG(reg) (NETXEN_CRB_PCIX_MD + (reg))
  802. #define NETXEN_PCIE_REG(reg) (NETXEN_CRB_PCIE + (reg))
  803. #define PCIE_MAX_DMA_XFER_SIZE (0x1404c)
  804. #define PCIE_DCR 0x00d8
  805. #define PCIE_SEM0_LOCK (0x1c000)
  806. #define PCIE_SEM0_UNLOCK (0x1c004)
  807. #define PCIE_SEM1_LOCK (0x1c008)
  808. #define PCIE_SEM1_UNLOCK (0x1c00c)
  809. #define PCIE_SEM2_LOCK (0x1c010) /* Flash lock */
  810. #define PCIE_SEM2_UNLOCK (0x1c014) /* Flash unlock */
  811. #define PCIE_SEM3_LOCK (0x1c018) /* Phy lock */
  812. #define PCIE_SEM3_UNLOCK (0x1c01c) /* Phy unlock */
  813. #define PCIE_SEM4_LOCK (0x1c020)
  814. #define PCIE_SEM4_UNLOCK (0x1c024)
  815. #define PCIE_SEM5_LOCK (0x1c028) /* API lock */
  816. #define PCIE_SEM5_UNLOCK (0x1c02c) /* API unlock */
  817. #define PCIE_SEM6_LOCK (0x1c030) /* sw lock */
  818. #define PCIE_SEM6_UNLOCK (0x1c034) /* sw unlock */
  819. #define PCIE_SEM7_LOCK (0x1c038) /* crb win lock */
  820. #define PCIE_SEM7_UNLOCK (0x1c03c) /* crbwin unlock*/
  821. #define PCIE_SEM_LOCK(N) (PCIE_SEM0_LOCK + 8*(N))
  822. #define PCIE_SEM_UNLOCK(N) (PCIE_SEM0_UNLOCK + 8*(N))
  823. #define PCIE_SETUP_FUNCTION (0x12040)
  824. #define PCIE_SETUP_FUNCTION2 (0x12048)
  825. #define PCIE_MISCCFG_RC (0x1206c)
  826. #define PCIE_TGT_SPLIT_CHICKEN (0x12080)
  827. #define PCIE_CHICKEN3 (0x120c8)
  828. #define ISR_INT_STATE_REG (NETXEN_PCIX_PS_REG(PCIE_MISCCFG_RC))
  829. #define PCIE_MAX_MASTER_SPLIT (0x14048)
  830. #define NETXEN_PORT_MODE_NONE 0
  831. #define NETXEN_PORT_MODE_XG 1
  832. #define NETXEN_PORT_MODE_GB 2
  833. #define NETXEN_PORT_MODE_802_3_AP 3
  834. #define NETXEN_PORT_MODE_AUTO_NEG 4
  835. #define NETXEN_PORT_MODE_AUTO_NEG_1G 5
  836. #define NETXEN_PORT_MODE_AUTO_NEG_XG 6
  837. #define NETXEN_PORT_MODE_ADDR (NETXEN_CAM_RAM(0x24))
  838. #define NETXEN_WOL_PORT_MODE (NETXEN_CAM_RAM(0x198))
  839. #define NETXEN_WOL_CONFIG_NV (NETXEN_CAM_RAM(0x184))
  840. #define NETXEN_WOL_CONFIG (NETXEN_CAM_RAM(0x188))
  841. #define NX_PEG_TUNE_MN_PRESENT 0x1
  842. #define NX_PEG_TUNE_CAPABILITY (NETXEN_CAM_RAM(0x02c))
  843. #define NETXEN_DMA_WATCHDOG_CTRL (NETXEN_CAM_RAM(0x14))
  844. #define NETXEN_PEG_ALIVE_COUNTER (NETXEN_CAM_RAM(0xb0))
  845. #define NETXEN_PEG_HALT_STATUS1 (NETXEN_CAM_RAM(0xa8))
  846. #define NETXEN_PEG_HALT_STATUS2 (NETXEN_CAM_RAM(0xac))
  847. #define NX_CRB_DEV_REF_COUNT (NETXEN_CAM_RAM(0x138))
  848. #define NX_CRB_DEV_STATE (NETXEN_CAM_RAM(0x140))
  849. /* Device State */
  850. #define NX_DEV_COLD 1
  851. #define NX_DEV_INITALIZING 2
  852. #define NX_DEV_READY 3
  853. #define NX_DEV_NEED_RESET 4
  854. #define NX_DEV_NEED_QUISCENT 5
  855. #define NX_DEV_NEED_AER 6
  856. #define NX_DEV_FAILED 7
  857. #define NX_RCODE_DRIVER_INFO 0x20000000
  858. #define NX_RCODE_DRIVER_CAN_RELOAD 0x40000000
  859. #define NX_RCODE_FATAL_ERROR 0x80000000
  860. #define NX_FWERROR_PEGNUM(code) ((code) & 0xff)
  861. #define NX_FWERROR_CODE(code) ((code >> 8) & 0xfffff)
  862. #define FW_POLL_DELAY (2 * HZ)
  863. #define FW_FAIL_THRESH 3
  864. #define FW_POLL_THRESH 10
  865. #define ISR_MSI_INT_TRIGGER(FUNC) (NETXEN_PCIX_PS_REG(PCIX_MSI_F(FUNC)))
  866. #define ISR_LEGACY_INT_TRIGGERED(VAL) (((VAL) & 0x300) == 0x200)
  867. /*
  868. * PCI Interrupt Vector Values.
  869. */
  870. #define PCIX_INT_VECTOR_BIT_F0 0x0080
  871. #define PCIX_INT_VECTOR_BIT_F1 0x0100
  872. #define PCIX_INT_VECTOR_BIT_F2 0x0200
  873. #define PCIX_INT_VECTOR_BIT_F3 0x0400
  874. #define PCIX_INT_VECTOR_BIT_F4 0x0800
  875. #define PCIX_INT_VECTOR_BIT_F5 0x1000
  876. #define PCIX_INT_VECTOR_BIT_F6 0x2000
  877. #define PCIX_INT_VECTOR_BIT_F7 0x4000
  878. struct netxen_legacy_intr_set {
  879. uint32_t int_vec_bit;
  880. uint32_t tgt_status_reg;
  881. uint32_t tgt_mask_reg;
  882. uint32_t pci_int_reg;
  883. };
  884. #define NX_LEGACY_INTR_CONFIG \
  885. { \
  886. { \
  887. .int_vec_bit = PCIX_INT_VECTOR_BIT_F0, \
  888. .tgt_status_reg = ISR_INT_TARGET_STATUS, \
  889. .tgt_mask_reg = ISR_INT_TARGET_MASK, \
  890. .pci_int_reg = ISR_MSI_INT_TRIGGER(0) }, \
  891. \
  892. { \
  893. .int_vec_bit = PCIX_INT_VECTOR_BIT_F1, \
  894. .tgt_status_reg = ISR_INT_TARGET_STATUS_F1, \
  895. .tgt_mask_reg = ISR_INT_TARGET_MASK_F1, \
  896. .pci_int_reg = ISR_MSI_INT_TRIGGER(1) }, \
  897. \
  898. { \
  899. .int_vec_bit = PCIX_INT_VECTOR_BIT_F2, \
  900. .tgt_status_reg = ISR_INT_TARGET_STATUS_F2, \
  901. .tgt_mask_reg = ISR_INT_TARGET_MASK_F2, \
  902. .pci_int_reg = ISR_MSI_INT_TRIGGER(2) }, \
  903. \
  904. { \
  905. .int_vec_bit = PCIX_INT_VECTOR_BIT_F3, \
  906. .tgt_status_reg = ISR_INT_TARGET_STATUS_F3, \
  907. .tgt_mask_reg = ISR_INT_TARGET_MASK_F3, \
  908. .pci_int_reg = ISR_MSI_INT_TRIGGER(3) }, \
  909. \
  910. { \
  911. .int_vec_bit = PCIX_INT_VECTOR_BIT_F4, \
  912. .tgt_status_reg = ISR_INT_TARGET_STATUS_F4, \
  913. .tgt_mask_reg = ISR_INT_TARGET_MASK_F4, \
  914. .pci_int_reg = ISR_MSI_INT_TRIGGER(4) }, \
  915. \
  916. { \
  917. .int_vec_bit = PCIX_INT_VECTOR_BIT_F5, \
  918. .tgt_status_reg = ISR_INT_TARGET_STATUS_F5, \
  919. .tgt_mask_reg = ISR_INT_TARGET_MASK_F5, \
  920. .pci_int_reg = ISR_MSI_INT_TRIGGER(5) }, \
  921. \
  922. { \
  923. .int_vec_bit = PCIX_INT_VECTOR_BIT_F6, \
  924. .tgt_status_reg = ISR_INT_TARGET_STATUS_F6, \
  925. .tgt_mask_reg = ISR_INT_TARGET_MASK_F6, \
  926. .pci_int_reg = ISR_MSI_INT_TRIGGER(6) }, \
  927. \
  928. { \
  929. .int_vec_bit = PCIX_INT_VECTOR_BIT_F7, \
  930. .tgt_status_reg = ISR_INT_TARGET_STATUS_F7, \
  931. .tgt_mask_reg = ISR_INT_TARGET_MASK_F7, \
  932. .pci_int_reg = ISR_MSI_INT_TRIGGER(7) }, \
  933. }
  934. #endif /* __NETXEN_NIC_HDR_H_ */